



# Residência Tecnológica em FPGA - EmbarcaTech / Turma Beta Residente: Hirislayne Batista Ramos dos Santos Matrícula: 20251RSE.MTC0041

## Unidade 2 - Capítulo 2: Icarus Verilog - GTKWave

### 1. Objetivo

Desenvolver um código utilizando Icarus Verilog que representa um subtrator completo.

### 2. Enunciado - Sistema de Alarme Digital com Simulação Visual

Desenvolvimento de um código utilizando o Icarus Verilog que representa um subtrator completo ("subtratorcompleto"). A aplicação é composta por três entradas (a, b, cin) e duas saídas (s, cout). Foi feita a a compilação, simulação e visualização das formas de onda do projeto "subtratorcompleto" no VSCode, utilizando o Icarus Verilog e verificado os resultados da simulação no GTKWave. A tabela 1 mostra os valores de entrada e saída do circuito subtrator completo.

| А | В | $C_{in}$ | S | Cout |
|---|---|----------|---|------|
| 0 | 0 | 0        | 0 | 0    |
| 0 | 0 | 1        | 1 | 1    |
| 0 | 1 | 0        | 1 | 1    |
| 0 | 1 | 1        | 0 | 1    |
| 1 | 0 | 0        | 1 | 0    |
| 1 | 0 | 1        | 0 | 0    |
| 1 | 1 | 0        | 0 | 0    |
| 1 | 1 | 1        | 1 | 1    |





#### 3. Desenvolvimento

a. Dedução das expressões lógicas correspondente às duas saídas S e Cout (:

$$S = A \oplus B \oplus C$$

$$C_{out} = A' \cdot B + B \cdot C_{in} + A' \cdot C_{in}$$

b. Visualização do circuito lógico no DigitalJS no VSCode:



c. Simulação dos Códigos em Verilog no VSCode:

Após isso, foram desenvolvidos os códigos do Módulo Principal "subtratorcompleto" e da Bancada de Teste "subtratorcompleto\_tb" em extensão verilog (.v);

#### "subtratorcompleto.v"





### "subtratorcompleto tb.v"

```
/ Arquivo de teste do módulo subtrator completo
include "subtratorcompleto.v"
timescale 1ns/100ps
module subtratorcompleto tb;
   wire SO, CoutO;
       .A(A0),
       .B(B0),
       .Cin(Cin0),
       $dumpfile("subtratorcompleto_tb.vcd"); // Arquivo de dump
       $dumpvars(0, subtratorcompleto tb); // Variáveis a serem
       A0 = 0; B0 = 0; Cin0 = 0; \#10; // Espera 10 ns em cada
       AO = 0; BO = 0; Cin0 = 1; #10;
       AO = 0; BO = 1; CinO = 1; #10;
       A0 = 1; B0 = 0; Cin0 = 0; #10;
       A0 = 1; B0 = 0; Cin0 = 1; #10;
       A0 = 1; B0 = 1; Cin0 = 0; #10;
       AO = 1; BO = 1; CinO = 1; #10;
       $finish; // Finaliza a simulação
```





Por meio do comando *dir* é possível ver o diretório completo, em que deve conter os 5 arquivos necessários para a próxima etapa (.v, .vvp e .vcd):

Por fim, execute o GTKWave para a Visualização das Formas de Ondas a partir do arquivo .vcd por meio do comando:

gtkwave subtratorcompleto\_tb.vcd

Na tela do GtkWave adicione os sinais (contidos na instância *uut* criada na aba do canto superior esquerdo) e ajuste as formas de ondas por meio da lupa "*Zoom Fit*" para melhor visualização.







Sendo assim podemos ver as combinações das saídas para cada entrada, conforme tabela.



Link para acesso à pasta do projeto: Arquivo Tarefa U2C2 - Google Drive.